當前位置:文思屋>學習教育>畢業論文>

基於FPGA的RISC8位微控制器設計

文思屋 人氣:1.71W

全部作者: 周啟民 楊福寶 第1作者單位: 武漢理工大學 資訊工程學院 論文摘要: 本文基於FPGA和RISC的技術,用Verilog HDL語言設計了1個8位微控制器,在QuartusⅡ下進行軟體模擬,並在硬體上得到應用。這個處理器解決了目前常用嵌入式處理器的指令複雜、執行時間長、執行效率低且硬體框架固定不可根據工程應用修改的缺陷。 關鍵詞:RISC、FPGA、Verilog HDL、8位微控制器 關鍵詞: RISC,FPGA,Verilog HDL,8位微控制器 (瀏覽全文) 發表日期: 2008年01月18日 同行評議:

基於FPGA的RISC8位微控制器設計

1.摘要中對嵌入式微控制器缺點的評價並不貼切。軟核的`嵌入式微控制器已經得到廣泛的工程應用。2. 論文缺乏說明為什麼必須是分作8個部分,與目前通行的RISC微控制器的劃分有何不同,如果是相同,那本文的微控制器的優特點又是如何體現的?3.本文的微控制器共設計了多少條指令?最終實現了多少條指令?是否通過什麼公認的測試手段說明設計是有效的?對液晶YM12864的控制用到了多少條指令?4.為什麼只有程式控制器模組的結果?5. 本文微控制器的優點是通過與現有那類微控制器比較後得出的?比較的資料? 

綜合評價: 修改稿: 注:同行評議是由特聘的同行專家給出的評審意見,綜合評價是綜合專家對論文各要素的評議得出的數值,以1至5顆星顯示。